مصفوفة إبر شبكية

هذه هي النسخة الحالية من هذه الصفحة، وقام بتعديلها عبود السكاف (نقاش | مساهمات) في 13:19، 24 أكتوبر 2023 (بوت:أرابيكا:طلبات إزالة (بوابة، تصنيف، قالب) حذف بوابة:كهرباء). العنوان الحالي (URL) هو وصلة دائمة لهذه النسخة.

(فرق) → نسخة أقدم | نسخة حالية (فرق) | نسخة أحدث ← (فرق)

شبكة إبر مصفوفة أو صفيفة مغارز شبكية[1] (بالإنجليزية: Pin grid array)‏ اختصاراً PGA، و هي تشير إلى طريقة تواصل بين وحدة المعالجة المركزية و لوحة الأم.[2][3][4] حيث أن وحدات المعالجة تحتوي في أسفلها على مجموعة من الإبر مصفوفة بشكل مربع، وفي أغلب الأحيان لا تكون مغطية لكافة الجزء السفلي من وحدة المعالجة المركزية. و تضع الإبر على مسافة 2.54 ملي متر من بعضها. و غالبا ما تستخدم في لوحات إلكترونية مطبوعة إمّا عن طريق ثقوب أو عن طريق مقابس. و تستخدم عادة عندما تحتاج وحدة المعالجة إلى وصلات عديدة أكثر من الوصلات التي تؤمنها دي آي بي.

شبكة إبر مصفوفة في أسفل إكس سي 68020، نموذج المعالج الدقيق لموتورولا 68020

أنواع شبكة إبر مصفوفة

هناك العديد من أنواع شبكة إبر مصفوفة أهمها:

إقراء أيضا

مراجع

  1. ^ Q108408025، ص. 404، QID:Q108408025
  2. ^ link(بالألمانية) نسخة محفوظة October 1, 2011, على موقع واي باك مشين.
  3. ^ "Molex Sockets for Servers, Desktops and Notebooks Earn Intel® Validation". مؤرشف من الأصل في 2019-12-09. اطلع عليه بتاريخ 2016-03-15.
  4. ^ "Intel Mobile Pentium 4 552 / 3.46 GHz processor (mobile) (Manufacturer description)". CNET. 26 ديسمبر 2004. مؤرشف من الأصل في 2019-12-09. اطلع عليه بتاريخ 2011-12-30. {{استشهاد ويب}}: روابط خارجية في |ناشر= (مساعدة)